تبدیل فوریه در FPGA با Xilinx FFT IP Core
الگوریتم FFT به کلاسی از الگوریتمهای پردازش سیگنال اطلاق میشود که میتوانند به شکل بهینه تبدیل فوریه گسسته (DFT) یک دنباله را محاسبه کند.
تبدیل فوریه در FPGA با Xilinx FFT IP Core ادامه مطلب »
الگوریتم FFT به کلاسی از الگوریتمهای پردازش سیگنال اطلاق میشود که میتوانند به شکل بهینه تبدیل فوریه گسسته (DFT) یک دنباله را محاسبه کند.
تبدیل فوریه در FPGA با Xilinx FFT IP Core ادامه مطلب »
با دروازه ورود به دنیای پردازش سیگنال در FPGA از طریق فراگیری الفبای پیاده سازی فیلتر FIR در Vivado تنها چند قدم فاصله دارید.
پیاده سازی فیلتر FIR در Vivado ادامه مطلب »
در پردازش سیگنال فیلترها جایگاه ویژهای دارند، شاید بررسی مسیر پیاده سازی و طراحی یک فیلتر FIR با ابزار System Generator for DSP خالی از لطف نباشد.
طراحی فیلتر FIR با ابزار System Generator for DSP ادامه مطلب »
فیلتر مداری است که قابلیت عبور (یا تقویت) مؤلفههای از پیش تعیین شده فرکانسی و همینطور مسدود کردن یا تضعیف کردن سایر مؤلفههای فرکانسی یک طیف را دارد.
مقدمهای بر فیلتر ها ادامه مطلب »
برای پیادهسازی محاسبات ریاضی و به طور خاص یک تابع تبدیل ریاضی به صورت ممیز ثابت لازم است، ملاحظات سرریز و رشد بیت روی تراشههای FPGA در نظر گرفته شود.
مبانی محاسبات ریاضی در FPGA (قسمت دوم) ادامه مطلب »
یکی از مهمترین مزایای طراحیهای مبتنی بر تراشههای قابل پیکرهبندی توانایی آنها در پیادهسازی الگوریتمهای ریاضی به بهترین شکل ممکن است.
مبانی محاسبات ریاضی در FPGA (قسمت اول) ادامه مطلب »