بلند شدن و دویدن با مجموعه یکپارچه نرم افزاری Vitis

بلند شدن و دویدن با مجموعه یکپارچه نرم افزاری Vitis

وقتی که کار با Vitis را آغاز می‌کنیم، اولین چیزی که توجه‌ ما را جلب می‌کند، جایگزین شدن SDSoC ، SDAccel و حتی SDK با مجموعه نرم افزاری Vitis‌ است

بلند شدن و دویدن با مجموعه یکپارچه نرم افزاری Vitis ادامه مطلب »

پیاده‌سازی ماژول Barrel Shifter

پیاده‌سازی ماژول Barrel Shifter

ماژول Barrel Shifter یک مدار دیجیتال است که قابلیت شیفت متغییر داده‌های ورودی را بدون استفاده از مدارات ترتیبی دارد و کاملا ترکیبی است.

پیاده‌سازی ماژول Barrel Shifter ادامه مطلب »

از منابع ورودی و خروجی FPGA چه می دانیم؟

از منابع ورودی و خروجی FPGA چه می دانیم؟ (قسمت دوم: منابع منطقی)

بخش منطقی بلوک‌های ورودی/خروجی از چندین واحد کوچکتر به نام‌های IOLOGIC ،IODELAY و IOSERDES تشکیل شده است.

از منابع ورودی و خروجی FPGA چه می دانیم؟ (قسمت دوم: منابع منطقی) ادامه مطلب »

از منابع ورودی و خروجی FPGA چه می دانیم؟

از منابع ورودی و خروجی FPGA چه می دانیم؟ (قسمت اول: منابع الکتریکی)

منابع ورودی و خروجی (IO) در هر FPGA، منابعی هستند که بین پین‌ها و منابع منطقی درون تراشه قرار گرفته‌اند. هر بلوک ورودی/خروجی از دو بخش تشکیل شده است.

از منابع ورودی و خروجی FPGA چه می دانیم؟ (قسمت اول: منابع الکتریکی) ادامه مطلب »

تاخیر، جیتر، کجی و عدم قطعیت کلاک

تأخیر، جیتر، کجی و عدم قطعیت کلاک

دو فاز در طراحی سیگنال کلاک برای هر سیستم دیجیتالی وجود دارد. در فاز اول کلاک ایده آل در نظر گرفته می‌شود و در فاز دوم توپولوژی توزیع آن ساخته می‌شود.

تأخیر، جیتر، کجی و عدم قطعیت کلاک ادامه مطلب »

به بالا بروید